- 相關(guān)推薦
isp1016實(shí)現(xiàn)機(jī)載導(dǎo)航系統(tǒng)的鍵盤控制
摘要:介紹了用isp可編程邏輯芯片設(shè)計(jì)機(jī)載導(dǎo)航系統(tǒng)鍵盤控制器的設(shè)計(jì)要點(diǎn),給出了接口信號(hào)及驅(qū)動(dòng)程序的核心代碼。該設(shè)計(jì)具有典型性、通用性和實(shí)用性,并可用到各種鍵盤控制器中。關(guān)鍵詞:鍵盤控制器在線可編程掃描線isp1016
1鍵盤控制器的外部接口信號(hào)
無(wú)論在任何計(jì)算機(jī)系統(tǒng)中,鍵盤都是最重要的輸入設(shè)備,但是普通鍵盤不能滿足機(jī)載要求。筆者在新一代電子航空?qǐng)D導(dǎo)航系統(tǒng)中,用Lattice公司的ispLSI1016設(shè)計(jì)了一個(gè)4×5鍵盤控制器(以下簡(jiǎn)稱KBC),經(jīng)實(shí)際應(yīng)用,該鍵盤控制器通用性較強(qiáng)。圖1是其鍵盤和顯示器外觀示意圖。
一航情況下,KBC應(yīng)該是CPU的一個(gè)外部I/O設(shè)備,它一方面監(jiān)測(cè)各按鈕狀態(tài),另一方面接受CPU的查詢并主動(dòng)向CPU請(qǐng)求中斷。因此,外部接口信號(hào)分CPU接口信號(hào)和鍵盤按鈕矩陣狀態(tài)信號(hào)。圖2為通用KBC外部接口信號(hào)示意圖,其定義如下:
*Reset:復(fù)位,低有效。該信號(hào)有效時(shí)將異步復(fù)位內(nèi)部所有寄存器,以對(duì)KBC進(jìn)行初始化;
*CLK:工作時(shí)鐘,頻率為100kHz;
*CS:片選,低有效;
*RD:讀信號(hào),低有效;
*A0:片內(nèi)地址,用于區(qū)分片內(nèi)寄存器;
*INT:中斷請(qǐng)求,高有效。當(dāng)鍵盤控制器檢測(cè)到有效按鍵時(shí),該腳為高,當(dāng)CPU讀走按鍵編碼時(shí),KBC自動(dòng)撤銷中斷請(qǐng)求;
*D4~D0:三態(tài)數(shù)據(jù)線;
*SL3~SL0:掃描輸出,按鍵盤矩陣的列線;
*RL4~RL0:回復(fù)線,接鍵盤矩陣的行線。
實(shí)際上,大部分矩陣鍵盤的行列是可對(duì)換的。
2KBC接口寄存器定義及驅(qū)動(dòng)程序
KBC針對(duì)CPU接口設(shè)計(jì)有2個(gè)只讀寄存器,即數(shù)據(jù)寄存器(Dreg)和狀態(tài)寄存器(Sreg)。數(shù)據(jù)寄存器用于保持有效按鍵的編碼值,該編碼值就是按鍵所在的行列;而狀態(tài)寄存器則用于保持按鍵的狀態(tài)信息,以供CPU查詢。當(dāng)CPU訪問(wèn)KBC時(shí)(即CS和RD同時(shí)有效),adkA0=0,則訪問(wèn)數(shù)據(jù)寄存器,否則訪問(wèn)狀態(tài)寄存器。表1、表2分別是數(shù)據(jù)寄存器和狀態(tài)寄存器的定義。
表1數(shù)據(jù)寄存器定義
D7D6D5D4D3D2D1D0XXXCol(列值)Row(行值)
表2狀態(tài)寄存器定義
D7D6D5D4D3D2D1D0XXX0000
顯然,KBC的編程可以有2種模式,一種是軟件查詢,另一種是中斷驅(qū)動(dòng)。由于本系統(tǒng)采用WindowNT為運(yùn)行環(huán)境,KBC對(duì)應(yīng)用程序透明,所以,將INT請(qǐng)求直接和CPU的某一空閑中斷(IRQ9)相連接,以便使驅(qū)動(dòng)程序能將KBC作為一個(gè)設(shè)備打開(kāi)。在初始化加載時(shí),應(yīng)將對(duì)應(yīng)中斷觸發(fā)設(shè)置為電平敏感。其VC核心代碼如下:
。efineSReg0x401//鍵盤狀態(tài)寄存器地址
#defineDReg0x400//鍵盤數(shù)據(jù)寄存器地址
…
BYTESR,Key,Row,Col;
…
SR=inp(SReg)&0x1f;
//讀數(shù)據(jù)寄存器,低6位有效
Col=Key>>3;
//右移3位,提取按鍵列值
Row=Key&0x07;//提取按鍵行值
}
至此,就可根據(jù)Row和Col的值將它翻譯為某一標(biāo)準(zhǔn)鍵,并存入NT鍵盤緩沖區(qū)。
3KBC內(nèi)部邏輯設(shè)計(jì)
內(nèi)部控制邏輯設(shè)計(jì)的關(guān)鍵是掌握按鍵識(shí)別原理。圖3所示是其鍵盤識(shí)別原理圖。設(shè)計(jì)時(shí),可將按鍵設(shè)置在行線、列線的交點(diǎn)上。行線通過(guò)上拉電阻接到VCC(+5V),無(wú)按鍵時(shí)處于高電平。有按鍵時(shí)行線電平狀態(tài)由列線決定。所有列線均為高則行線高,任一列線為低則行線低。KBC處理的核心就在于確認(rèn)某一行線為低時(shí),能定位出對(duì)應(yīng)的列線。
3.1輸出掃描線(SL3..SL0)
在設(shè)計(jì)輸出掃描線時(shí),可以使用一個(gè)2-Bit狀態(tài)機(jī)Q5[L1..0]來(lái)依次輪流使掃描線輸出為低電平。驅(qū)動(dòng)時(shí)鐘的周期為640ms,亦即每即掃描線持續(xù)640ms的低電平。將狀態(tài)機(jī)的狀態(tài)編碼值和當(dāng)前周期為低電平的掃描線序號(hào)對(duì)應(yīng)起來(lái),即可簡(jiǎn)化后續(xù)處理。圖4是掃描線輸出波形。注意,無(wú)論何種按鍵組合,在任一狀態(tài),有且僅有一個(gè)掃描線為低電平,否則后續(xù)處理將無(wú)法正確識(shí)別。
3.2鍵盤編碼
處理回復(fù)線(RL4..RL0)時(shí),應(yīng)該對(duì)其中為低電平的行線進(jìn)行編碼。5個(gè)行線需要3-Bit寄存器,記為[RQ5..RQ0],其真值表如下:
[RL4..RL0]->[RQ2..0]
----------------
[H,H,H,H,L]->[0,0,0];0
[H,H,H,L,H]->[0,0,1];1
[H,H,L,H,H]->[0,1,0];2
[H,L,H,H,H]->[0,1,1];3
[L,H,H,H,H]->[1,0,0];4
當(dāng)KBC確認(rèn)是有效按鍵后,應(yīng)把行列編碼值放入緩沖,以供CPU讀取,其邏輯表達(dá)如下:
式中,[KSL1,KSL0]是記錄有效按鍵的掃描線編碼,即當(dāng)時(shí)的[QSL1..0]狀態(tài)。
3.3CPU的讀操作
CPU讀狀態(tài)寄存器時(shí),系統(tǒng)把中斷請(qǐng)求寄存器INT的值送出,而讀數(shù)據(jù)寄存器時(shí),它將把FIFO緩沖的按鍵值送出,處理CPU讀操作的表達(dá)式如下:
[D4..D0].oe=!CS&!RD;//寄存器由三態(tài)控制
[D4..D0]=(!A0&[FIFO4..FIFO0])#//A0=0:送按鍵數(shù)據(jù)
(A0&[L,L,L,L,INT]);//A0=1;送狀態(tài)
INT.ar=!Reset#(!CS&!RD&!A0);//讀數(shù)據(jù)寄存器時(shí)應(yīng)撤銷中斷
3.4鍵盤處理狀態(tài)機(jī)
該狀態(tài)處理機(jī)是KBC處理的核心。圖5是其狀態(tài)轉(zhuǎn)移圖,其驅(qū)動(dòng)時(shí)鐘應(yīng)該比掃描周期快而且應(yīng)該是它的整數(shù)倍。此處采用的80ms時(shí)鐘周期是掃描周期的8倍。下面討論其狀態(tài)轉(zhuǎn)移條件。
S0:復(fù)位狀態(tài)
1.記錄當(dāng)前掃描周期
2.if若有低電平的回復(fù)線thenS1elseS0;
S1:
1.啟動(dòng)延時(shí)(去抖)計(jì)數(shù)器,延時(shí)10.24ms
2.無(wú)條件進(jìn)入下一狀態(tài)S2
S2:去抖狀態(tài)
if去抖正確thenS3
elseS0
S3:確認(rèn)狀態(tài)
1.將有效鍵值打入FIFO緩沖
2.設(shè)置
4改進(jìn)建議
上述KBC完全可以滿足一般系統(tǒng)對(duì)鍵盤的要求,但仍然可以改進(jìn)以使之更加智能化。例如使CPU能夠?qū)BC的讀操作和寫入控制字進(jìn)行適當(dāng)控制、使KBC可處理組合按鍵和按鍵連擊、增加KBC多字節(jié)的緩沖等。上述功能完全可以根據(jù)設(shè)計(jì)者系統(tǒng)和應(yīng)用程序的要求進(jìn)行改進(jìn)。本設(shè)計(jì)源代碼使用的是ABLE硬件描述語(yǔ)言,對(duì)此感興趣的同志可以和作者進(jìn)行聯(lián)系。
【isp1016實(shí)現(xiàn)機(jī)載導(dǎo)航系統(tǒng)的鍵盤控制】相關(guān)文章:
基于Linux內(nèi)核的鍵盤模擬實(shí)現(xiàn)08-19
專用鍵盤接口芯片的一種CPLD實(shí)現(xiàn)方案08-06
DDR SDRAM控制器的FPGA實(shí)現(xiàn)04-12
《幸運(yùn)智多星》節(jié)目控制軟件的設(shè)計(jì)與實(shí)現(xiàn)08-06
如何實(shí)現(xiàn)工程質(zhì)量控制08-15
微控制器撥號(hào)上網(wǎng)的實(shí)現(xiàn)08-06
高速紅外VFIR控制器的設(shè)計(jì)與實(shí)現(xiàn)08-06
智能家居控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)08-06
基于FPGA的機(jī)載合成孔徑雷達(dá)數(shù)字信號(hào)處理機(jī)接口板卡的設(shè)計(jì)與實(shí)現(xiàn)08-06